この「Quartus® ガイド」シリーズは、インテル® Quartus® Prime / Quartus® II 開発ソフトウェアをご利用になるユーザ向けの資料です。

FPGA / CPLD の開発フローについては、こちら を参照してください。

説明

この資料は、FPGA / CPLD 開発の『5. 制約の設定』フェーズで参考になります。

Quartus® Prime / Quartus® II 開発ソフトウェアの他に論理合成やシミュレーションにおいて EDA ツールを使用する場合の設定方法を紹介しています。

Article header library 109705 pic01 5  15

EDA ツールの実行を Quartus® Prime / Quartus® II 開発ソフトウェアの操作フローに統合して行える NativeLink の設定方法も紹介しています。

資料

なお、このドキュメントは、v15.1 用からタイトルを変更しています。

ELS1408_Q1510_10__1.pdf

「Quartus Prime - EDA ツールの設定方法 ver.15.1」(ツール・バージョン:Ver 15.1 向けドキュメント)

ELS1365_Q1400_11__1.pdf

「Quartus II はじめてガイド - EDA ツールの設定方法 ver.14」(ツール・バージョン:Ver 14.0 向けドキュメント)

おすすめ記事/資料はこちら

Quartus®Prime 関連の記事や資料  
インテル® FPGA の開発フロー/FPGA トップページ

おすすめ FAQ はこちら

Quartus® Prime 関連の FAQ 
インテル® FPGA 関連の FAQ 

おすすめセミナー/ワークショップはこちら

Quartus®Prime 入門編トライアル・コース <無料>

カスタムマイコン設計トライアル ~MAX® 10 FPGA を使った組込み設計を体感!~ <無料>