インテル® FPGA 製品に関するテクニカル・トレーニングおよびセミナーをご紹介します。

気になるコースをクリックし、詳細をご覧ください。

 

 

[A-1] カスタムマイコン設計トライアル

ソフトウェアエンジニアでもわかる、FPGA 初心者のための組込機器における MAX® 10 FPGA の活用法をご紹介します。
弊社が開発した Odyssey MAX 10 FPGA Eval Kit や MAX 10 FPGA 評価キットを使って、ハンズオン形式で開発やアプリケーション例を体感・習得することができます。

 

[受講費用]

無料

[A-2] Nios® II 入門編トライアル

インテルが提供するソフトコア CPU Nios® II の導入を検討しているユーザーを対象としたハンズオン形式のテクニカル・セミナーです。
Nios® II の特徴、開発環境等を説明し、基本となる設計手法を評価ボード並びに統合開発環境を実際に使用し、基本的な開発フローを学習します。

 

[受講費用]

無料

[A-3] 組み込みシステム:Nios® II & Platform Designer 基礎編

インテルが提供するソフトコア CPU Nios® II の導入を検討しているユーザーを対象とした、メーカー主催のテクニカル・トレーニングです。
 

[受講費用]

¥45,000-(税別)

[A-4] SoC スタートアップ・トライアル

初めて インテル® SoC FPGA 開発を検討されているユーザー向けに、インテル® SoC FPGA の開発フローをご紹介するとともに、超低価格 Cyclone® V SoC FPGA 評価環境 DE0-nano-SoC / Atlas SoC で、 インテル® Quartus® Prime / Platform Designer および インテル® SoC FPGA エンベデッド・デザイン・スイート を用いて、実際の開発フローを 体感・習得するハンズオン形式のテクニカル・セミナーです。

 

[受講費用]

無料

[A-5] ARM* ベース SoC ハードウェア開発

すでにご利用の Platform Designer システム設計の知識を使って、ARM* Cortex*-A9 のハード・プロセッサー・システム (HPS) と インテル® SoC FPGA の実装方法について紹介します。メーカー主催のテクニカル・トレーニングです。

<ハードウェア・エンジニア、ファームウェア・エンジニア向け>

 

[受講費用]

¥45,000-(税別)

[A-6] ARM* ベース SoC ソフトウェア開発

インテル® SoC FPGA に搭載される ARM* Cortex*-A9 ハード・プロセッサ・システム (HPS) を利用したソフトウェアの立ち上げおよびソフトウェア開発について解説します。メーカー主催のテクニカル・トレーニングです。

<ファームウェア・エンジニア、ローレベルソフトウエア・エンジニア向け>

 

[受講費用]

¥45,000-(税別)

[B-1] Quartus® Prime 入門編トライアル

インテル® Quartus® Prime を触ってみたい!試してみたい!概要を知りたい!そんな FPGA 開発初心者ユーザ向けのハンズオン形式のテクニカル・セミナーです。

 

[受講費用]

無料

[B-2] Quartus® Prime パーフェクト・コース I

インテル® Quartus® Prime を使用して、新規デザインの作成からデバイスのプログラミングまでを行い、インテル® FPGA の基本的な設計フローについて学ぶことができます。メーカー主催のテクニカル・トレーニングです。

 

[受講費用]

¥45,000-(税別)

[B-3] Quartus® Prime パーフェクト・コース II : タイミング解析

インテル® Quartus® Prime の Timing Analyzer を使用して、デザインにタイミング制約を設定し、タイミング解析を行う方法を学習します。メーカー主催のテクニカル・トレーニングです。

 

[受講費用]

¥45,000-(税別)

[C-1] インテル® HLS 入門編トライアル

インテル® High Level Syntheis (HLS) コンパイラーを使用してインテル® FPGA 用の IP コンポーネントを合成、検証する方法をハンズオン付きで学ぶことができます。 

 ※ インテル® HLS コンパイラーは、C++を入力として受け取り、インテル® FPGA に最適化された RTL(レジスター転送レベル)コードを生成する高位合成ツールです。

 

[受講費用]

無料

[C-2] インテル® HLS 実践編トライアル

インテル® HLS コンパイラーを使用したインテル® FPGA 用 IP コンポーネント合成のパフォーマンスを最適化するためのポイントを、ループとメモリアクセスの最適化を中心にご紹介します。

 

[受講費用]

無料

[C-3] インテル® High-Level Synthesis : 最適化編

このコースでは実際の設計例を通して、インテル® HLS コンパイラーを使用してインテル® FPGA 用最適化 IP を作成する方法を習得できます。メーカー主催のテクニカル・トレーニングです。

 

[受講費用]

¥45,000-(税別)

[C-4] インテル® FPGA 向け OpenCL*: 入門編

このコースでは、並列コンピューティングの概要を紹介し、OpenCL* 規格や、カーネル Cコードをホストとのやり取りを行うハードウェアに自動的に変換する、インテル® FPGA の開発フローの構造を解説します。演習では、 FPGA ボードを使ってエミュレーション・モードで動作させるプログラムの作成を行います。メーカー主催のテクニカル・トレーニングです。

 

[受講費用]

¥45,000-(税別)

[C-5] インテル® FPGA 向け OpenCL*: 最適化編

このコースでは、FPGA 上に 高性能な OpenCL* ソリューションを実装するために必要な最適化手法について説明します。 インテル® FPGA SDK for OpenCL* で提供されているさまざまなデバッグおよび解析ツールを使用して、 OpenCL* カーネルのパフォーマンスを向上させます。メーカー主催のテクニカル・トレーニングです。

 

[受講費用]

¥45,000-(税別)

スキルレベルの目安

スターター

ビギナー

シニア・エンジニア

マスター / エキスパート

FPGA 設計が初めてのユーザー。

インテル® FPGA を使用して、基本的な一通りの設計ができ、動作させることができるレベル。

インテル® FPGA を使用して、必要とするパフォーマンスを引き出すことができるレベル。 インテル® FPGA を理解し、開発ソフトウェアを使いこなしてチューニングアップやデバッグを行えるレベル。