Analog Devices PalmSens:OEMとして、このまま自社(お客様)製品として販売することは可能でしょうか?

PalmSens

Analog Devices PalmSens:これまでの既存ポテンショスタット製品に対して、EmStat pico 製品の特長的なメリットはどのような点にありますか?

PalmSens

Intel:Cyclone® V SoC FPGA 開発キットにおいて、U-Boot v2013.01.01 起動時に、キット付属の USB ホストケーブル (OTG ケーブル) に接続された USB メモリーが認識されません。キット付属のケーブルに USB Hub を接続して、その先に同一の USB メモリーを接続した場合は認識されます。

CycloneSoC FPGA

Intel:Cyclone® 10 GX Development Kit で Board Test System を動作させようとするとエラーになります。 ボードとの接続は J9 コネクター(Embedded Intel FPGA Download Cable II)を使用しています。

CycloneQuartus Primeボード

Intel:Cyclone® 10 GX Development Kit で Board Test System(BTS) がデバイスを認識しません。対策方法を教えてください。

CycloneQuartus Primeボード

Intel:インテル® Stratix® 10 TX FPGA シグナル・インテグリティー開発キットのインストーラーに含まれる Example Design の qts_pam4_com をコンパイルすると、論理合成でエラーが発生します。

Quartus PrimeStratixトランシーバーボード

Intel:インテル® Stratix® 10 開発キットには DDR4/DDR3/RLDRAM の 3種類が同梱されていますが、OpenCL™ ではどのメモリーを使用できますか?

OpenCLStratix

Intel:外部からクロックを供給して Arria® 10 SoC Development Kit の SFPP からインタフェースしたいのですがどうすればいいでしょうか?

Arriaクロック/PLLボード

Intel:Arria® V GX スターター開発キットで Triple-Speed Ethernet (TSE) IP の検証を行っていますが、送信パケットが MAC から PHY に出力されません。

IP

Intel:Cyclone® V SoC 開発キットを使用して Board Test System(BTS) の Power Monitor で消費電力を測定したいのですが、ユーザ回路内に特殊な回路を実装する必要はありますか?

SoC FPGA

Intel:マクニカマウザーで購入したインテル FPGA 開発キット用のライセンスが、ライセンス・センターの [保有ライセンス & ユーザー] タブに表示されません。

Quartus Prime

Intel:Cyclone® V GT 開発キット の Board Test System で、System Info、GPIO、Flash、HSMB タブがアクティブになりませんでした。何が原因ですか?

Intel:Arria® 10 SoC で Hard Processor System (HPS) 側に接続されている DDR メモリをデバッグする方法はありますか?

ArriaSoC FPGASoC EDS/DS-5

Intel:Arria® 10 SoC 開発キット向け 10GBASE-R SFP ループバック・テストの Example Design はありますか?

ArriaSoC FPGASoC EDS/DS-5

Intel:Arria® 10 SoC 開発キットを NAND ブートの構成で使用します。NAND Flash の Bad Block 数が 3個以上となっ場合に HPS Flash Programmer からの書き込みがエラーとなります。

ArriaSoC FPGASoC EDS/DS-5

Silicon Labs Zigbee®:開発キットに入っているはずのライセンスキー(シリアル番号)が見当たりません

EFx32

Silicon Labs Zigbee®:MGMxxxを使ってZigbee機器を開発したいのですが、Zigbeeのソフトウェア(スタック)はどのようにすれば入手できますか?

EFx32

Intel:インテル® FPGA の開発キットで On-Chip Termination (OCT) が使えるピンに外部終端抵抗がついている場合があります。外部終端の方が推奨ということですか?

Intel:Arria® 10 SoC 開発キットで、起動時に LED (D17) が赤く点灯します。D17 が赤く点灯するのは、どのような状態ですか?

ArriaSoC FPGASoC EDS/DS-5

Intel:JTAG 8番ピンを HPS_TRST に接続することで、HPS Flash Programmer に弊害はありますか?

SoC FPGASoC EDS/DS-5

Intel:Cyclone® V SoC の Hard Processor System (HPS) の JTAG に 3rd パーティ製のデバッガを、FPGA の JTAG に インテル® FPGA ダウンロード・ケーブル II(USB-Blaster™ II)という組み合わせで使用可能ですか?

SoC FPGA

Intel:U-Boot の動作を DS-5 でステップ実行で確認することはできますか?

SoC EDS/DS-5SoC FPGA

Intel:Arria® V 開発キットの PCI Express (PCIe) Card Edge Connector について、JTAG_TCK / JTAG_TDI / JTAG_TDO / JTAG_TMS の信号は何ですか?

PCI Express

Intel:Arria® V 開発キットの PCI-Express (PCIe) Card Edge Connector について、WAKE_N / SMCLK / SMDAT の信号の用途は何ですか?

SoC FPGASoC EDS/DS-5

Intel:Cyclone® 10 LP 評価キットに付属されている USB Y-cable の使い方を教えてください。

Intel:評価キットに付属している FMC ループバック・ドータ・カード(FMC Loopback Daughter Card)の回路図はどこからダウンロードできますか?

Silicon Labs Bluetooth:BT121のSDKはどこから入手できますか?

Silicon Labs Bluetooth:BGM111のSDKはどこから入手できますか?

EFx32

NVIDIA Jetson TX2:JETSON開発キットのIFコネクタより先の部品(基板)などはありますか?たとえば、カメラ入力用のIF基板などを探しています。

Jetson

MAX® 10 FPGA 開発キットのデザインに実装した Altera Generic QUAD SPI Controller 経由で、Nios® II を使って QSPI のプロテクションを操作するにはどうすれば良いですか?

MAXNios II